Метод формирования стего-пути при решении задачи контроля целостности программного кода FPGA-базированных устройств

  • K. V. Zashcholkin кандидат технических наук, доцент, доцент кафедры компьютерных интеллектуальных систем и сетей Одесского национального политехнического университета
  • O.V. Drozd доктор технических наук, профессор кафедры компьютерных интеллектуальных систем и сетей Одесского национального политехнического университета
  • J. Y. Sulima кандидат технических наук, заведующий электронно-холодильным отделением Одесского технического колледжа Одесской национальной академии пищевых технологий
  • O. M. Ivanova старший преподаватель кафедры компьютерных систем Одесского национального политехнического университета
Ключові слова: контроль целостности; FPGA; LUT; цифровой водяной знак; стеганографический путь; программируемые вычислительные блоки

Анотація

Рассмотрены вопросы контроля целостности программного кода FPGA-базированных компонентов компьютерных систем. В качестве эф-фективного отмечен подход к контролю целостности, в рамках которого контрольная хэш-сумма внедряется в контролируемый информационный объект в виде цифрового водяного знака. Предлагается метод формирования в пространстве LUT-контейнера микросхемы FPGA стеганографического пути (стего-пути) внедрения цифрового водяного знака. Стего-путь пред-ставляет собой упорядоченное множество элементарных вычислительных блоков LUT, в программные коды которых выполняется непосредственное внедрение разрядов контрольного цифрового водяного знака. В статье обосно- вываются основные теоретические положения предлагаемого метода и формулируется последовательность этапов его выполнения.

Опубліковано
2018-12-27
Як цитувати
Zashcholkin, K. V., Drozd, O., Sulima, J. Y., & Ivanova, O. M. (2018). Метод формирования стего-пути при решении задачи контроля целостности программного кода FPGA-базированных устройств. Системи та технології, 1(56), 5-17. https://doi.org/10.32836/2521-6643-2018-1-56-1